of 9

Tugas 8 Kelompok 11

Description
angga
Transcript
  TUGAS MATA KULIAH ORGANISASI dan ARSITEKTUR KOMPUTER  Nama Kelompok: Agustia Erlangga (17.11.1348) Bunga Permatasari (17.11.1353) Sadewo Catur Anggoro (17.11.1362) Kevin Eka Pratama (17.11.1364) Tulus Setio Wibowo (17.11.1366) Bagus Yudha Pratama (17.11.1383) PROGRAM STRATA SARJANA (S1) PROGRAM STUDI INFORMATIKA UNIVERSITAS AMIKOM YOGYAKARTA NAMA DOSEN : YUDI SUTANTO YOGYAKARTA 2018    Jaringan komputer  (jaringan) adalah jaringan telekomunikasi yang memungkinkan antar komputer untuk saling berkomunikasi dengan  bertukar  data. Tujuan dari jaringan komputer adalah agar dapat mencapai tujuannya, setiap bagian dari jaringan komputer dapat meminta dan memberikan layanan (  service ). Pihak yang meminta/menerima layanan disebut klien ( client  ) dan yang memberikan/mengirim layanan disebut peladen (  server  ).Desain ini disebut dengan sistem client-server, dan digunakan pada hampir seluruh aplikasi    jaringan komputer. Dua buah komputer yang masing-masing memiliki sebuah kartu  jaringan,kemudian dihubungkan melalui kabel maupun nirkabel sebagai   medium transmisi data, dan terdapat perangkat lunak sistem operasi    jaringan akan membentuk sebuah jaringan komputer yang sederhana.Apabila   ingin membuat jaringan komputer yang lebih luas lagi jangkauannya,maka diperlukanperalatantambahanseperti   Hub ,   Bridge , Switch ,   Router  ,  Gateway  seba   gai peralatan interkoneksinya Interkoneksi Antar Komponen Secara fisik interkoneksi antar komponen berupa perkawatan baik berupa perkawatan logam atau cara koneksi fisik lainnya. Komponen interkoneksi sesungguhnya tidak hanya perkawatan tapi juga tata cara atau aturan (atau protokol) komunikasi di antara elemen-elemen terhubung yang berkomunikasi agar tidak kacau sehingga dapat mencapai tujuan yang diharapkan. Jadi Interkoneksi antar komponen adalah struktur dan mekanisme untuk menghubungkan ketiga komponen (pemroses, memori utama, dan perangkat masukan/keluaran). Interkoneksi antar komponen disebut bus, yang terdiri dari: 1. Bus Alamat Bus  alamat berisi 16, 20,24 jalur sinyal parallel atau lebih. CPU mengirim alamat lokasi memori atau port yang ingin ditulis atau dibawa di bus  ini. Jumlah lokasi memori yang dapat dialamati ditentukan jumlah jalur alamat. Jika CPU mempunyai N jalur alamat maka dapat mengalamati 2 pangkat N (2 N ) lokasi memori dan/atau port   secara langsung. Saat CPU membaca atau menulis data mengenai port  , alamat port dikirim di bus  alamat. 2.Bus Data Bus  data berisi 8,16, 32 jalur sinyal parallel atau lebih. Jalur data adalah dua arah ( bidirectional  ). CPU dapat membaca dan mengirim data dari/ke memori atau port  . Banyak perangkat pada system yang dicantolkan ke bus  data tapi hanya satu perangkat pada satu saat yang dapat memakainya. Untuk  mengatur ini, perangkat harus mempunyai tiga state ( tristate ) agar dapat dipasang pada bus data. 3.Bus Kendali Bus kendali berisi 4-10 jalur sinyal parallel. CPU mengirim sinyal-sinyal pada bus kendali untuk memerintahkan memori atau port.  Sinyal bus kendali antara lain:    Memory read  : Untuk memerintahkan melakukan pembacaan memori    Memory write  : Untuk memerintahkan melakukan penulisan memori    I/O read  : Untuk memerintahkan melakukan pembacaan portI/O      I/O write  : Untuk memerintahkan melakukan penulisan memori dan sebagainya. Rancangan suatu Bus dapat dibedakan atau di klasifikasikan oleh elemen-elemen sebagai berikut: 1. Jenis Bus Jenis bus dapat di bedakan atas beberapa hal : a. Dedicated Merupakan metode dimana setiap bus (saluran) secara permanane di beri fungsi atau subset fisik komponen komputer.  b. Time Multiplexed Merupakan metode penggunaan yang sama untuk berbagai keperluan, sehingga menghemat ruang dan biaya. 2. Metode Arbitrasi Metode arbitrasi adalah metode pengaturan dari penggunaan bus, dan dapat dibedakan atas: a. Tersentralisasi : menggunakan arbiter sebagai pengatur sentral  b. Terdistribusi : setiap bus memiliki access control logic 3. Timing Timing berkaitan dengan terjadinya event yang diatur pada bus system, dan dapat dibedakan atas: a. Synchronous : Terjadinya event pada bus ditentukan oleh clock (pewaktu)   b. Asynchronous : Terjadinya sebuah event pada bus mengikuti dan tergantung pada event sebelumnya 4. Lebar Bus Semakin lebar bus data, semakin besar bit yang dapat di transfer pada suatu saat. 5. Jenis Transfer Data Transfer Data yang menggunakan bus diantaranya adalah: a. Operasi Read  b. Operasi Write c. Operasi Read Modify Write d. Operasi Read After Write e. Operasi Block Bus Kontrol a.   Pengertian Bus kontrol  (Bahasa Inggris: control bus ) adalah salah satu dari tiga macam bus yang terdapat pada sistem mikroprosesor. Bus yang lain adalah bus alamat dan bus data. Bus Kontrol digunakan untuk mengontrol penggunaan serta akses ke Data Bus dan Address Bus. Terdiri atas 4 samapai 10 jalur paralel. Adapun bus kontrol adalah jalur yang digunakan untuk menyalurkan sinyal kontrol. Contoh dari sinyal kontrol yaitu sinyal baca memori (memory read/MEMR) dan sinyal tulis memori (memory write/MEMW). b.   Prinsip Kerja Karena data dan saluran alamat dipakai bersama oleh seluruh komponen, maka harus ada alat untuk mengontrol penggunaannya. Sinyal-sinyal kontrol melakukan transmisi baik perintah maupun informasi pewaktuan diantara modul-modul sistem. Sinyal-sinyal  pewaktuan menunjukkan validitas data dan informasi alamat. Sinyal-sinyal perintah menspesifikasikan operasi-operasi yang akan dibentuk. Sinyal kontrol terdiri atas:
We Need Your Support
Thank you for visiting our website and your interest in our free products and services. We are nonprofit website to share and download documents. To the running of this website, we need your help to support us.

Thanks to everyone for your continued support.

No, Thanks